考研計算機組成原理復(fù)習(xí)重點
考生們在面對考研計算機的組成原理時,在復(fù)習(xí)上,需要重點的把知識點掌握好。小編為大家精心準(zhǔn)備了計算機考研重點歸納,歡迎大家前來閱讀。
計算機考研總線邏輯要點
畫一個具有雙向傳輸功能的總線邏輯圖。
解:此題實際上是要求設(shè)計一個雙向總線收發(fā)器,設(shè)計要素為三態(tài)、雙向、使能等控制功能的實現(xiàn),可參考74LS245等總線收發(fā)器芯片內(nèi)部電路。 邏輯圖如下:(n位)
幾種錯誤的設(shè)計:
幾種錯誤的設(shè)計:
設(shè)數(shù)據(jù)總線上接有A、B、C、D四個寄存器,要求選用合適的74系列芯片,完成下列邏輯設(shè)計:
(1) 設(shè)計一個電路,在同一時間實現(xiàn)D→A、D→B和D→C寄存器間的傳送;
(2) 設(shè)計一個電路,實現(xiàn)下列操作:
T0時刻完成D→總線;
T1時刻完成總線→A;
T2時刻完成A→總線;
T3時刻完成總線→B。
解:
(1)采用三態(tài)輸出的D型寄存器74LS374做A、B、C、D四個寄存器,其輸出可直接掛總線。A、B、C三個寄存器的輸入采用同一脈沖打入。注意-OE為電平控制,與打入脈沖間的時間配合關(guān)系為:
現(xiàn)以8位總線為例,設(shè)計此電路,如下圖示:
(2)寄存器設(shè)置同(1),由于本題中發(fā)送、接收不在同一節(jié)拍,因此總線需設(shè)鎖存器緩沖,鎖存器采用74LS373(電平使能輸入)。節(jié)拍、脈沖配合關(guān)系如下:
節(jié)拍、脈沖分配邏輯如下:
節(jié)拍、脈沖時序圖如下:
以8位總線為例,電路設(shè)計如下:
(圖中,A、B、C、D四個寄存器與數(shù)據(jù)總線的連接方法同上。)
幾種錯誤的設(shè)計:
(1)幾種錯誤的設(shè)計:
(1)幾種錯誤的設(shè)計:
(2)幾種錯誤的設(shè)計:
(2)幾種錯誤的設(shè)計:
計算機考研總線要點
什么是總線?總線傳輸有何特點?為了減輕總線負載,總線上的部件應(yīng)具備什么特點?
解:總線是多個部件共享的傳輸部件。
總線傳輸?shù)奶攸c是:某一時刻只能有一路信息在總線上傳輸,即分時使用。
為了減輕總線負載,總線上的部件應(yīng)通過三態(tài)驅(qū)動緩沖電路與總線連通。
講評:
圍繞“為減輕總線負載”的幾種說法:
× 應(yīng)對設(shè)備按速率進行分類,各類設(shè)備掛在與自身速率相匹配的總線上;
× 應(yīng)采用多總線結(jié)構(gòu);
× 總線上只連接計算機的五大部件;
× 總線上的部件應(yīng)為低功耗部件。
上述措施都無法從根上(工程上)解決問題,且增加了許多不必要(或不可能)的限制。
× 總線上的部件應(yīng)具備機械特性、電器特性、功能特性、時間特性;
這是不言而喻的。
為什么要設(shè)置總線判優(yōu)控制?常見的集中式總線控制有幾種?各有何特點?哪種方式響應(yīng)時間最快?哪種方式對電路故障最敏感?
解:總線判優(yōu)控制解決多個部件同時申請總線時的使用權(quán)分配問題;
常見的集中式總線控制有三種:
鏈?zhǔn)讲樵儭⒂嫈?shù)器查詢、獨立請求;
特點:鏈?zhǔn)讲樵兎绞竭B線簡單,易于擴充,對電路故障最敏感;計數(shù)器查詢方式優(yōu)先級設(shè)置較靈活,對故障不敏感,連線及控制過程較復(fù)雜;獨立請求方式判優(yōu)速度最快,但硬件器件用量大,連線多,成本較高。
解釋下列概念:總線的主設(shè)備(或主模塊)、總線的從設(shè)備(或從模塊)、總線的傳輸周期和總線的通信控制。
解:總線的主設(shè)備(主模塊)——指一次總線傳輸期間,擁有總線控制權(quán)的設(shè)備(模塊);
總線的從設(shè)備(從模塊)——指一次總線傳輸期間,配合主設(shè)備完成傳輸?shù)脑O(shè)備(模塊),它只能被動接受主設(shè)備發(fā)來的命令;
總線的傳輸周期——總線完成一次完整而可靠的傳輸所需時間;
總線的通信控制——指總線傳送過程中雙方的時間配合方式。
為什么要設(shè)置總線標(biāo)準(zhǔn)?你知道目前流行的總線標(biāo)準(zhǔn)有哪些?什么叫plug and play?哪些總線有這一特點?
解: 總線標(biāo)準(zhǔn)的設(shè)置主要解決不同廠家各類模塊化產(chǎn)品的兼容問題;
目前流行的總線標(biāo)準(zhǔn)有:ISA、EISA、PCI等;
plug and play——即插即用,EISA、PCI等具有此功能。
計算機考研14個指令縮寫要點
CPU、PC、IR、CU、ALU、ACC、MQ、X、MAR、MDR、I/O、MIPS、CPI、FLOPS
解:全面的回答應(yīng)分英文全稱、中文名、中文解釋三部分。
CPU——Central Processing Unit,中央處理機(器),見7題;
PC——Program Counter,程序計數(shù)器,存放當(dāng)前欲執(zhí)行指令的地址,并可自動計數(shù)形成下一條指令地址的.計數(shù)器;
IR——Instruction Register,
指令寄存器,存放當(dāng)前正在執(zhí)行的指令的寄存器;
CU——Control Unit,控制單元(部件),控制器中產(chǎn)生微操作命令序列的部件,為控制器的核心部件;
ALU——Arithmetic Logic Unit,算術(shù)邏輯運算單元,運算器中完成算術(shù)邏輯運算的邏輯部件;
ACC——Accumulator,累加器,運算器中運算前存放操作數(shù)、運算后存放運算結(jié)果的寄存器;
MQ——Multiplier-Quotient Register,乘商寄存器,乘法運算時存放乘數(shù)、除法時存放商的寄存器。
X——此字母沒有專指的縮寫含義,可以用作任一部件名,在此表示操作數(shù)寄存器,即運算器中工作寄存器之一,用來存放操作數(shù);
MAR——Memory Address Register,存儲器地址寄存器,內(nèi)存中用來存放欲訪問存儲單元地址的寄存器;
MDR——Memory Data Register,存儲器數(shù)據(jù)緩沖寄存器,主存中用來存放從某單元讀出、或?qū)懭肽炒鎯卧獢?shù)據(jù)的寄存器;
I/O——Input/Output equipment,輸入/輸出設(shè)備,為輸入設(shè)備和輸出設(shè)備的總稱,用于計算機內(nèi)部和外界信息的轉(zhuǎn)換與傳送;
MIPS——Million Instruction Per Second,每秒執(zhí)行百萬條指令數(shù),為計算機運算速度指標(biāo)的一種計量單位。
【考研計算機組成原理復(fù)習(xí)重點】相關(guān)文章:
考研計算機備考的復(fù)習(xí)重點06-10
計算機組成考研指導(dǎo)復(fù)習(xí)指南10-13
考研如何學(xué)習(xí)計算機組成原理這門課11-09
考研計算機專業(yè)網(wǎng)絡(luò)復(fù)習(xí)重點11-08
考研計算機專業(yè)特點及復(fù)習(xí)重點11-09
《細胞的化學(xué)組成》復(fù)習(xí)重點歸納08-24